日本驱逐舰下水;印度升级防空系统;DARPA寻求下一代SoC设计 留言

日本改进的Atago级驱逐舰下水

射频易商城

7月30日,日本海上自卫队(JMSDF)订购的两艘改进的Atago级驱逐舰中的第一艘下水。这艘170米长的船名为Maya(舰番号179),预计将于2020年3月开始服役。

射频易商城

该舰将是配备宙斯盾作战系统的第七艘,比Atago级驱逐舰长5米。Maya将使用洛克希德·马丁公司的AN/SPY-1D系列雷达支持的宙斯盾基线J7。

这艘耗资约1,680亿日元(15.1亿美元)的舰船将采用美国开发的协同作战能力(CEC)系统,该系统将使其成为传感器和武器平台“网格”的一部分。允许与其他配备CEC的船舶实时共享敌方发射的导弹以及飞机的情报信息。

JMSDF计划提供Maya及其姊妹船(预计将于2021年开始服役),具备与类似装备的平台交换数据的能力,以更好地应对朝鲜弹道导弹构成的威胁。

Maya的标准排水量为8,200吨,比Atago级船舶多约400吨。由两台通用电气LM2500燃气轮机组成的燃气轮机-电动和燃气轮机组合配置,平台可达到30kt的最高速度。

该船拥有约300名船员,配备了多功能拖曳阵列(MFTA)声纳系统和电子战(EW)能力。

改进的Atago级将能够发射标准导弹3(SM-3)Block IIA弹道导弹拦截器。该船能够部署标准导弹6(SM-6)防空导弹,但目前尚不清楚它们是否会被包括在该船的设备中。

印度国防部升级NASAMS防空系统

射频易商城

印度国防部已经批准以10亿美元的价格来升级印度空军(IAF)的国家先进地对空导弹系统(NASAMS)-通常称为NASAMS-II,用以支持对首都新德里的防空。

射频易商城

由国防部长NirmalaSitharaman率领的国防部国防采办委员会在7月初通过美国对外军售“悄悄”进行了未公开数量的NASAMS的采购,该计划是政府“德里地区防御计划”的一部分,旨在打击敌机,导弹和无人机攻击。

消息称,新的防空系统最终补充了印度DRDO长期推迟的国产弹道导弹防御(BMD)系统。DRDO在2011年声称,到2014年,BMD系统将覆盖德里和孟买;但该系统仍在进行定期测试,以验证其跟踪和摧毁地球大气层内外传入的敌方空中目标的能力。

NASAMS由多达12个多导弹发射器组成,每个发射器可携带6枚AIM-120系列先进的中程空对空导弹(AMRAAM)或其他地对空导弹(SAMs);最多8个AN/MPQ-64Sentinel X波段3D雷达;

最多四个消防配送中心;和最多四个MPS 500电光/红外(EO/IR)传感器系统车辆。还可以存在更高级别的运营中心车辆,例如营运中心(BOC)或地面防空作战中心(GBADOC)

DARPA寻求下一代SoC设计

射频易商城

美国国防高级研究计划局(DARPA)将资助学术界和行业团队的工作,寻求“跨越式”技术,以确保该国在电子领域保持主导地位。

该机构于2017年9月启动了为期五年的15亿美元电子复兴计划(Electronics Resurgence Initiative, ERI),旨在开发先进的材料,电路设计工具和新的系统架构。

ERI旨在对抗电子市场中不断增加的业务成本和增加的外国投资。DARPA微系统技术办公室主任BillChappell博士表示,它还旨在将投资引向价值链中更加复杂的应用。

DARPA选择了22个团队来降低现代片上系统(SoC)设计的障碍。这些团队于2018年7月在加利福尼亚州旧金山举行的第一届年度DARPA ERI峰会上宣布。

以前是一个劳动密集型过程,电路设计已经跟随电子设计自动化(EDA)工具和模块化设计方法的出现而改变。然而,尽管自动化技术不断发展,但对日益复杂的SoC平台的需求并未显示出放缓的迹象。

DARPA的早期努力包括快速时间尺度的电路实现(CRAFT)计划,该计划寻求快速电路设计方法,集成电路制造的多个来源以及将促进重复使用经过验证的解决方案的技术存储库。

Intelligent Design of Electronic Assets (IDEA)

IDEA专注于创建非“人在环路”的设计,使具有有限电子设计专业知识的用户能够在24小时内完成电子硬件的物理设计。Chappell指出,它还致力于开发可以研究设计师意图的智能EDA工具。

“这不是现在存在的技术,这就是为什么我们介入以了解在智能EDA环路方面可能的技术是什么,”他说。IDEA的参与者包括Cadence Design Systems,Northrop Grumman,普林斯顿大学,普渡大学,加州大学圣地亚哥分校,伊利诺伊大学厄巴纳-香槟分校和耶鲁大学。

Posh Open Source Hardware (POSH)

POSH旨在通过构建具有已知功能的经过验证的知识产权(IP)构建块的基础来减少启动新的混合信号SoC设计所需的工作量。“POSH寻求在硬件社区中创造一种与软件社区使用类似的共享精神,”Chappell说,并指出它是一个值得信任的设计,即使它可能有许多不同贡献者。

“我们只有在彻底的基础验证之后才会这么做,”Chappell解释说,“它是一个开源硬件程序,但它完全是为了验证这些硬件模块的功能,我们希望验证我们在电子系统中使用它之前已经充分了解了它是如何工作的。”

共有11支队伍被选中参加POSH研究挑战赛。其中包括LeWiz Communications,Sandia National Laboratories,Synopsys,南加州大学,华盛顿大学,犹他大学和Xilinx。

 

原文始发于微信公众号(雷达通信电子战)

发表评论

您的电子邮箱地址不会被公开。 必填项已用*标注

在线客服